Handling Placement Constraints in Analog Layout Synthesis
Last Updated Date 2023-06-19
- Course Sorts:Talent Cultivation Project for Intelligence Network System and Application / Alliance of Intelligence SoC Integration Promotion
- Course Introduction:
- Course Introduction Video:
對 「EDA 領域」同學之教學目標
- 學習類比佈局設計流程
- 瞭解類比積體電路實體設計之元件擺置要求
- 引導學生思考如何進行資料結構及演算法設計、分析演算法複雜度
- 實作類比積體電路實體設計之自動元件擺置方法
對「類比電路設計」領域同學之教學目標
- 認識從 SPICE netlist 到 GDSII 之類比佈局自動化設計流程,基於開源EDA軟體
- 學習 Python/C/C++ 程式設計,以自動化流程取代手工佈局
- 對於「類比電路設計」領域的同學,可酌量刪減單元教材內容( Lecture 減為一小時 ), 搭配實作工具安裝說明及範例程式介紹(Lab 增為兩小時)。
- 學習類比佈局設計流程
- 瞭解類比積體電路實體設計之元件擺置要求
- 引導學生思考如何進行資料結構及演算法設計、分析演算法複雜度
- 實作類比積體電路實體設計之自動元件擺置方法
對「類比電路設計」領域同學之教學目標
- 認識從 SPICE netlist 到 GDSII 之類比佈局自動化設計流程,基於開源EDA軟體
- 學習 Python/C/C++ 程式設計,以自動化流程取代手工佈局
- 對於「類比電路設計」領域的同學,可酌量刪減單元教材內容( Lecture 減為一小時 ), 搭配實作工具安裝說明及範例程式介紹(Lab 增為兩小時)。
Course Attachments
Update Time 2023-06-16 21:29:23
Download Times 6 Course Material
- 智慧晶片-總聯盟-考慮元件擺置條件之類比佈局合成-教材-1.zip(15.88 MB)